order_bg

mahsulotlar

Mantiq va Flip Flops-SN74LVC74APWR

qisqa Tasvir:

SNx4LVC74A qurilmalari ikkita musbat qirrali D-tipli flip-floplarni bitta qulay qurilmada birlashtiradi.
qurilma.
SN54LVC74A 2,7-V dan 3,6-V VCC ishlashi uchun mo'ljallangan va SN74LVC74A
1,65-V dan 3,6-V VCC ishlashi.Oldindan o'rnatilgan (PRE) yoki aniq (CLR) kirishlardagi past daraja, boshqa kirishlar darajasidan qat'i nazar, chiqishlarni o'rnatadi yoki qayta o'rnatadi.PRE va CLR faol bo'lmaganda (yuqori), sozlash vaqti talablariga javob beradigan ma'lumotlar (D) kirishidagi ma'lumotlar soat pulsining musbat chekkasidagi chiqishlarga uzatiladi.Soatni ishga tushirish kuchlanish darajasida sodir bo'ladi va soat pulsining ko'tarilish vaqti bilan bevosita bog'liq emas.Kutish vaqti oralig'idan so'ng, D kirishidagi ma'lumotlar chiqishlardagi darajalarga ta'sir qilmasdan o'zgartirilishi mumkin.Ma'lumotlar kiritish-chiqarish va boshqaruv kirishlari haddan tashqari kuchlanishga chidamli.Bu xususiyat ushbu qurilmalardan aralash kuchlanishli muhitda pastga tarjima qilish uchun foydalanish imkonini beradi.


Mahsulot detali

Mahsulot teglari

Mahsulot atributlari

TYPE TAVSIF
Turkum Integratsiyalashgan sxemalar (IC)

Mantiq

Sohil shippaklari

Mfr Texas asboblari
Seriya 74LVC
Paket Lenta va g‘altak (TR)

Kesilgan lenta (CT)

Digi-Reel®

Mahsulot holati Faol
Funktsiya O'rnatish (Preset) va Reset
Turi D-turi
Chiqish turi To'ldiruvchi
Elementlar soni 2
Har bir element uchun bitlar soni 1
Soat chastotasi 150 MGts
Maksimal tarqalish kechikishi @ V, Maks CL 5,2 ns @ 3,3 V, 50 pF
Trigger turi Ijobiy chekka
Hozirgi - Chiqish yuqori, past 24mA, 24mA
Voltaj - ta'minot 1,65V ~ 3,6V
Hozirgi - sokin (Iq) 10 mkA
Kirish sig'imi 5 pF
Ishlash harorati -40°C ~ 125°C (TA)
O'rnatish turi Yuzaki o'rnatish
Yetkazib beruvchi qurilma paketi 14-TSSOP
Paket / quti 14-TSSOP (0,173", 4,40 mm kenglik)
Asosiy mahsulot raqami 74LVC74


Hujjatlar va OAV

RESURS TURI LINK
Ma'lumotlar jadvallari SN54LVC74A, SN74LVC74A
Tanlangan mahsulot Analog echimlar

Mantiqiy yechimlar

PCN qadoqlash Reel 10/iyul/2018

Roliklar 19/aprel/2018

HTML ma'lumotlar jadvali SN54LVC74A, SN74LVC74A
EDA modellari SnapEDA tomonidan SN74LVC74APWR

Ultra Librarian tomonidan SN74LVC74APWR

Atrof-muhit va eksport tasniflari

XUSUSIYAT TAVSIF
RoHS holati ROHS3 muvofiq
Namlikka sezgirlik darajasi (MSL) 1 (cheksiz)
REACH holati REACH ta'sir qilmaydi
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop va Latch

Sohil shippaklarivaMandalaxborotni saqlash uchun ishlatilishi mumkin bo'lgan ikkita barqaror holatga ega bo'lgan umumiy raqamli elektron qurilmalar va bitta flip-flop yoki mandal 1 bit ma'lumotni saqlashi mumkin.

Flip-Flop (qisqartirilgan FF), shuningdek, bistable shlyuz sifatida ham tanilgan, shuningdek, bistable flip-flop sifatida ham tanilgan, ikki holatda ishlay oladigan raqamli mantiqiy sxema.Flip-floplar tetik deb ham ataladigan kirish impulsini olguncha o'z holatida qoladi.Kirish pulsi qabul qilinganda, flip-flop chiqishi qoidalarga muvofiq holatni o'zgartiradi va keyin boshqa tetik olinmaguncha o'sha holatda qoladi.

Impuls darajasiga sezgir bo'lgan mandal soat pulsi darajasida holatini o'zgartiradi, latch - bu darajadagi tetiklanadigan saqlash birligi va ma'lumotlarni saqlash harakati kirish signalining daraja qiymatiga bog'liq, faqat mandal yoqilgan holatda, chiqish ma'lumotlar kiritish bilan o'zgaradi.Latch flip-flopdan farq qiladi, u ma'lumotlarni qulflamaydi, chiqishdagi signal kirish signali bilan o'zgaradi, xuddi buferdan o'tadigan signal kabi;mandal signali mandal vazifasini bajargandan so'ng, ma'lumotlar bloklanadi va kirish signali ishlamaydi.Mandal shaffof mandal deb ham ataladi, ya'ni u yopilmaganda chiqish kirish uchun shaffof bo'ladi.

Latch va flip-flop o'rtasidagi farq
Latch va flip-flop xotira funktsiyasiga ega ikkilik xotira qurilmalari bo'lib, ular turli xil vaqt mantiqiy sxemalarini tuzish uchun asosiy qurilmalardan biri hisoblanadi.Farqi shundaki: mandal uning barcha kirish signallari bilan bog'liq, kirish signali o'zgarganda mandal o'zgaradi, soat terminali yo'q;flip-flop soat tomonidan boshqariladi, faqat soat joriy kirishni namuna olish, chiqishni yaratish uchun ishga tushirilganda.Albatta, latch va flip-flop ham vaqt mantig'i bo'lganligi sababli, chiqish faqat joriy kirish bilan bog'liq emas, balki oldingi chiqish bilan ham bog'liq.

1. mandal sinxron boshqaruv emas, balki daraja tomonidan ishga tushiriladi.DFF soat chekkasi va sinxron boshqaruv tomonidan ishga tushiriladi.

2, mandal kirish darajasiga sezgir va simlarning kechikishiga ta'sir qiladi, shuning uchun chiqishda burmalar paydo bo'lmasligiga ishonch hosil qilish qiyin;DFF burrs hosil qilish ehtimoli kamroq.

3, Agar siz mandal va DFFni qurish uchun eshik zanjirlaridan foydalansangiz, latch DFFga qaraganda kamroq eshik resurslarini sarflaydi, bu DFFga qaraganda mandal uchun eng yaxshi joy.Shuning uchun, ASIC-da mandaldan foydalanishning integratsiyasi DFF-dan yuqori, ammo FPGA-da buning aksi, chunki FPGA-da standart latch birligi yo'q, lekin DFF birligi mavjud va LATCH amalga oshirilishi uchun bir nechta LE kerak.latch darajasi ishga tushiriladi, bu yoqish oxiriga ega bo'lishga teng va faollashtirilgandan so'ng (yoqish darajasida) simga ekvivalent bo'lib, u bilan o'zgaradi Chiqish chiqishga qarab o'zgaradi.Faol bo'lmagan holatda ko'rish mumkin bo'lgan asl signalni saqlab qolish va flip-flop farqi, aslida ko'p marta mandal ff o'rnini bosmaydi.

4, mandal juda murakkab statik vaqt tahliliga aylanadi.

5, hozirda mandal faqat Intelning P4 protsessorida juda yuqori darajali sxemada qo'llaniladi.FPGA latch blokiga ega, registr bloki mandal birligi sifatida sozlanishi mumkin, xilinx v2p qo'llanmasida registr/latch birligi sifatida konfiguratsiya qilinadi, biriktirma xilinx yarim bo'lakli struktura diagrammasi.Boshqa modellar va FPGA ishlab chiqaruvchilari tekshirishga bormadilar.--Shaxsan menimcha, xilinx to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri to'g'ridan-to'g'ri moslasha oladi, deb o'ylayman, lekin bir nechta LE uchun qiyinroq bo'lishi mumkin, ammo xilinx qurilmasi emas, balki har bir bo'lak shunday sozlanishi mumkin, alteraning yagona DDR interfeysida maxsus qulflash bloki mavjud, odatda faqat. mandalni loyihalashda yuqori tezlikdagi sxema qo'llaniladi.altera ning LE hech qanday mandal tuzilishi emas, va sp3 va sp2e tekshiring, va boshqa tekshirish uchun emas, qo'llanmada bu konfiguratsiya qo'llab-quvvatlanadi, deb aytilgan.Altera haqidagi wangdian iborasi to'g'ri, alteraning ff ni qulflash uchun sozlab bo'lmaydi, u mandalni amalga oshirish uchun qidirish jadvalidan foydalanadi.

Dizaynning umumiy qoidasi: ko'pgina dizaynlarda mandaldan qoching.u sizga vaqtni loyihalash imkonini beradi tugagan, va u juda yashirin, nodavlat faxriysi topa olmaydi.eng katta xavf burmalarni filtrlamaslikdir.Bu sxemaning keyingi darajasi uchun juda xavflidir.Shuning uchun, D flip-flop joydan foydalanishingiz mumkin ekan, mandaldan foydalanmang.


  • Oldingi:
  • Keyingisi:

  • Xabaringizni shu yerga yozing va bizga yuboring